基本素養 Basic Literacy

核心能力 Competence

應用數學、物理、化學以及電機工程知識的能力。
The ability to apply mathematics, physics, chemistry and electrical engineering.
設計並執行實驗,以及分析與解釋數據的能力。
Design and perform experiments, and analyze and interpret data.
執行工程實務所需之技術、技能以及現代工程工具運用之能力。
Practice the necessary technical skills for engineering, and the ability to use modern engineering tools.
設計工程系統、元件或製程之能力。
The ability to design an engineering system, component, or process.
計畫管理、有效溝通與團隊合作之能力。
The ability to manage projects, communicate efficiently and work in teams.
發掘、分析以及解決工程問題之能力。
The ability to discover, analyze and solve engineering problems.
認識時事議題,瞭解工程技術對環境、社會以及全球之影響,並能持續學習之能力。
Learn about contemporary issues and understand the impact of engineering on the environment, society and the world, and develop lifelong learning.
理解專業倫理以及社會責任之能力。
The ability to understand professional ethics and social responsibility.

課程概述 Course Description

1.實驗課自編教材 2. Verilog 硬體描述語言(Verilog HDL) ─原著:Samir Palnitkar、原出版社: Prentice Hall;編譯: 黃英叡, 黃稚存, 張銓淵, 江文啟、全華科技圖書 Lab: 實習一:麵包板 ─ 基本邏輯閘實作 實習二:麵包板 ─ 半加器與全加器實作 實習三:麵包板 ─ 多工器/解多工器與 編碼器/解碼器實作 實習四:ISE軟體之介紹與操作 實習五:Verilite實驗電路板之介紹與操作 實習六:七段顯示器、開關器與按鈕器之應用與 Verilog基本語法介紹。 實習七:軟硬體共同實驗(一): 正反器實作 實習八:軟硬體共同實驗(二): 石英震盪器之控制與 計數器應用實作 實習九:軟硬體共同實驗(三): 按鈕器之進階控制實作 實習十:專題實作範例及期末作業解說 Grading: 1. 實驗50% 2. 期末考20% 3. 期末實作30% Note: 1. 實驗室禁止攜入白開水以外的食物飲料,並請勿穿拖鞋入內。 2. 曠課兩次以上(含兩次),一律不及格。欲請假時,除緊急事故外,必須本人事先透過電話或Mail向實習助教請假,否則視同曠課。 3. 每次上課請 每人 自行準備麵包板與三用電表。每組 準備一份課程講義(在課程網頁下載)。 4. 每次實習後 每組 均須繳交結報,書面報告於下次上課時繳交,電子檔請於下次上課前上傳至FTP站,逾時不候。 5. 實驗結報請按照 以下規則 撰寫,否則將斟酌扣分。規則如下: 實驗結報封面需提供 第n次實驗、撰寫日期、第n組、組員姓名與學號 。 內容要有題目、結果及心得。每人要有各自的心得,彙整在一份結報上。
LOGIC SYSTEM LABORATORY

課程學習目標 Course Objectives

  • 透過實習了解數位邏輯系統的觀念以及設計。
  • 透過實習了解以verilog 語言設計數位邏輯系統的觀念。
  • 透過實習了解數位邏輯系統除錯的概念。
  • 課程進度 Progress Description

    進度說明 Progress Description
    1課程介紹、分組及實驗室相關規定
    2實驗一:麵包板(一):基本邏輯閘實作
    3實驗二:麵包板(二):半加器與全加器實作
    4實驗三:麵包板(三):多工器/解多工器, 編碼器/解碼器實作
    5實驗四:Xilinx ISE之介紹與操作 + Verilog語法介紹(一):邏輯閘層次
    6電機系期中考週停課
    7校際週
    8實驗五:VeriLite FPGA之介紹與操作 + Verilog語法介紹(二):資料流層次
    9實驗六:虛擬儀器(一) + Verilog語法介紹(三):行為層次-組合電路
    10實驗七:虛擬儀器(二) + Verilog語法介紹(四):行為層次-序向電路
    11實驗八:Verilog語法介紹(五):行為層次-有限狀態機
    12電機系期中考週停課!
    13實驗九:虛擬儀器(三)
    14期末上機考
    15實驗十:期末專題
    16實驗十:期末專題
    17實驗十:期末專題
    18實驗十:期末專題
     以上每週進度教師可依上課情況做適度調整。The schedule may be subject to change.

    有關課程其他調查 Other Surveys of Courses

    1.本課程是否規劃業界教師參與教學或演講? 否
    Is there any industry specialist invited in this course? How many times? No
    2.本課程是否規劃含校外實習(並非參訪)? 否
    Are there any internships involved in the course? How many hours? No
    3.本課程是否可歸認為學術倫理課程? 否
    Is this course recognized as an academic ethics course? In the course how many hours are regarding academic ethics topics? No
    4.本課程是否屬進入社區實踐課程? 否
    Is this course recognized as a Community engagement and Service learning course? Which community will be engaged? No